EP2C8Q208C8N EP2C8 FPGA макетная плата FPGA обучающая плата основной платы маленький объем IO все провода FPGA
  • EP2C8Q208C8N EP2C8 FPGA макетная плата FPGA обучающая плата основной платы маленький объем IO все провода FPGA
  • EP2C8Q208C8N EP2C8 FPGA макетная плата FPGA обучающая плата основной платы маленький объем IO все провода FPGA
  • EP2C8Q208C8N EP2C8 FPGA макетная плата FPGA обучающая плата основной платы маленький объем IO все провода FPGA

EP2C8Q208C8N EP2C8 FPGA макетная плата FPGA обучающая плата основной платы маленький объем IO все провода FPGA

1 809 руб.

Описание

30 $/за штуку Бесплатная доставка
EP2C8Q208C8N EP2C8 FPGA макетная плата FPGA обучающая плата основной платы маленький объем IO все провода FPGA
[Краткое изложение] чип
EP2C8Q208C8N
Следующие параметры для основных ресурсов EP2C8Q208C8N:
Рабочая частота: 50 МГц;
Рабочее напряжение: от 1,15 в до 1,15 в.
Загрузка: QFP208; порт ввода/вывода: 138;
Les: 8 k; ram: 165 КБ.
PLLs: 2;
Можно осуществить через JTAG интерфейс отладки загрузки: загрузка.
AMS1117-3.3 (PCB) на задней панели
3,3 В регулятор напряжения.
AMS1117-1.2 (PCB) на задней панели
1,2 в регулятор напряжения.
Задняя панель EPCS16 (PCB)
Последовательная флэш-память для хранения кода.
[Другой профиль устройства]
Мощность СВЕТОДИОДНЫЙ
При использовании пользователем светодиодный
Кнопка сброса
NCONFIG кнопки
Но для изменения конфигурации чипа FPGA, эквивалентно обновлению питания.
50 м мыло с активными кристаллами (PCB) на задней панели
[Интерфейс профиль]
JTAG интерфейс
Поддержка загрузки и отладки.
FPGA контактный интерфейс
Привести к VCC, GND, и все I/O, удобное соединение с периферийными устройствами.
Дополнительные сведения
Стандартный конфигурации
Плата развития x1 CoreEP2C8
FPGA data CD x1

Характеристики

Бренд
BETTERSHENGSUN
Индивидуальное изготовление
Да
Test1
4
Номер модели
EP2C8Q208C8N
Test4
4